加载中…
  
博文
分类: PCB

PCB的载流能力取决与以下因素:线宽、线厚(铜箔厚度)、容许温升PCB

(2018-12-09 22:42)

总谐波失真(Total Harmonic DistortionTHD )是指用信号源输入系统到时,输出信号比输入信号多出的额外谐波成分。功放工作时,由于电路不可避免的振荡或其他谐振产生的二次、三次谐波与

标签:

杂谈

分类: ElectronicTechnology

 

一、定义:
上拉就是将不确定的信号通过一个电阻嵌位在高电平!电阻同时起限流作用!下拉同理!
上拉是对器件注入电流,下拉是输出电流;弱强只是上拉电阻的阻值不同,没有什么严格区分;对于非集电极(或漏极)开路输出型电路(如普通门电路)提升电流和电压的能力是有限的,上拉电阻的功能主要是为集电极开路输出型电路输出电流通道。
二、上下拉电阻作用:
1、提高电压准位:a.当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V), 这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。b.OC门电路必须加上拉电阻,以提高输出的搞电平值。
2、加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。
3、N/A pin防静电、防干扰:在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗, 提供泄荷通路。同時管脚悬空就比较容易接受外界的电磁干扰。
4、电阻匹配,抑制反射波干扰:长线传输中电阻不匹配容易引起反射波干扰,加上下

示波器本质是负载,那么测量本身就是一个给被测电路加载的过程。我把探头连上之后,星星还是不是那个星星,月亮还是不是那个月亮,就很难说了,要看负载效应。

负载效应: 有两部分会影响, 一部分是示波器本身的输入阻抗,一部分是探头的阻抗。


对于普通的低频信号来说,测量系统对被测电路的影响越小越好。因此, 常规的低频信号测量只需使输入阻抗处于默认 1 即可,此时相当于在测量电路两端并联一个很大的电阻, 对被测

标签:

边沿检测

分类: FPGA/CPLD
脉冲边沿的特性:两侧电平发生了变化。
进行检测时要保证信号的跳变周期要大于时钟周期。
根据系统时钟频率检测,如果前后一个时钟周期进来的信号电平进行异或(不同为1,相同为0)运算,若结果为1则发生了变化,即两个电平不相同则是发生边沿。

 

分类: FPGA/CPLD

相等关系操作符有:
 ==
(逻辑相等)
 != (逻辑不等)

 

(2017-11-14 21:29)
分类: FPGA/CPLD
wire 和reg是Verilog程序里的常见的两种变量类型。 wire表示直通,即只要输入有变化,输出马上无条件地反映;reg表示一定要有触发(时钟沿或复位信号),输出才会反映输入

wire主要起信号间连接作用,用以构成信号的传递或者形成组合逻辑,一般都会综合成线。因为没有时序限定,wire的赋值语句通常和其他block语句并行执行。wire不保存状态,它的值可以随时改变,不受时钟信号限制。除了可以在module内声明,所有module的input 和output默认都是wire型的。

 

分类: FPGA/CPLD

用quartus进行modelsim仿真的设置Assignments---settings...在如下的对话框中设置相应信息,注意红框中的内容设置,工具名要根据你安装的modelsim的版本选择,安装的modelsim altera的就选择modelsim altera;安装的modelsim-pe的就直接选择modelsim 。http://s13/mw690/006fOwlxzy7fLGko1o85c&690

 

(2017-05-21 21:17)
分类: C#
C# 程序可由一个或多个文件组成。 每个文件均可包含零个或多个命名空间。 一个命名空间除了可包含其他命名空间外,还可包含类、结构、接口、枚举、委托等类型。C
分类: C#

面向对象编程的一个规则是:使用户只需要指定对象能做什么,而不需要去指定或者了解对象是如何完成该的。属性是对象内部的数据,用户如果能够直接访问对象内部数据,显然就违反了上述规则。通过getset访问器来访问,就保持了这种规则,

  

新浪BLOG意见反馈留言板 欢迎批评指正

新浪简介 | About Sina | 广告服务 | 联系我们 | 招聘信息 | 网站律师 | SINA English | 产品答疑

新浪公司 版权所有