加载中…
个人资料
  • 博客等级:
  • 博客积分:
  • 博客访问:
  • 关注人气:
  • 获赠金笔:0支
  • 赠出金笔:0支
  • 荣誉徽章:
正文 字体大小:

【FPGA设计经验1】减少路径上的LUT个数使速度更快

(2010-01-29 14:20:06)
分类: FPGA应用

【备注】摘自《FPGA设计高级技巧Xilinx篇》

    对FPGA设计而言如果想速度更快则应当努力减少路径上LUT的个数,而不是逻辑级数。如果想面积更小则应当努力减少LUT的个数而不是逻辑门数。

    如下图:

    http://s2/middle/3e3a29b3x7e47c04c5241&690

   
    采用图a结构,我们知道一个LUT只有一个输出,因此前面的2输入与门要占用一个LUT 后面的2个三输入或门要各占用一个LUT 总共占用3个LUT LUT级数是2级。
    采用图b结构,其实现结果等效于图a结构,虽然增加了一个2输入与门并且逻辑级数与图a一样也是2级但我
们根据LUT特点它只占用2个LUT:2输入与门和3输入或门由一个LUT实现LUT级数只有1级
    这就是一个门数增加逻辑级数未变但资源占用减少速度更快典型案例

0

阅读 收藏 喜欢 打印举报/Report
  

新浪BLOG意见反馈留言板 欢迎批评指正

新浪简介 | About Sina | 广告服务 | 联系我们 | 招聘信息 | 网站律师 | SINA English | 产品答疑

新浪公司 版权所有