加载中…
个人资料
  • 博客等级:
  • 博客积分:
  • 博客访问:
  • 关注人气:
  • 获赠金笔:0支
  • 赠出金笔:0支
  • 荣誉徽章:
正文 字体大小:

郑学坚《微型计算机原理及应用》(第4版)笔记和课后习题详解

(2020-01-16 13:24:11)
标签:

郑学坚

微型计算机原理及应用

分类: 课后习题
为了更好的帮助大家复习,橙芝学习网特精心整理以下相关资料供大家备考,希望对大家能有所帮助!!

内容简介
本书是郑学坚《微型计算机原理及应用》教材的学习辅导书,主要包括以下内容:
1.整理名校笔记,浓缩内容精华。在参考了国内外名校名师讲授该教材的课堂笔记基础上,复习笔记部分对该章的重难点进行了整理,因此,本书的内容几乎浓缩了该教材的知识精华。
2.解析课后习题,提供详尽答案。本书参考了该教材的国内外配套资料和其他教材的相关知识对该教材的课(章)后习题进行了详细的分析和解答,并对相关重要知识点进行了延伸和归纳。

第1章 二进制数加法电路

1.1 复习笔记

一、二进制数的相加

两个二进制数相加时,可以逐位相加。如二进制数可以写成

http://e.100xuexi.com/uploads/ebook/a42b4dd9d2884bb691f5f6c13650e04d/mobile/epub/OEBPS/images/image001.jpg

则从最右边第1位(即0权位)开始,逐位相加,其结果可以写成

http://e.100xuexi.com/uploads/ebook/a42b4dd9d2884bb691f5f6c13650e04d/mobile/epub/OEBPS/images/image002.jpg

其中各位是分别求出的

http://e.100xuexi.com/uploads/ebook/a42b4dd9d2884bb691f5f6c13650e04d/mobile/epub/OEBPS/images/image003.jpg

最后所得的和是

http://e.100xuexi.com/uploads/ebook/a42b4dd9d2884bb691f5f6c13650e04d/mobile/epub/OEBPS/images/image004.jpg

二、半加器电路

1要求

有两个输入端,用于两个代表数字(A0,B0)的电位输入;有两个输出端,用于输出总和S0及进位C1。这样的电路可能出现的状态如图1-1中的表所示,此表在布尔代数中称为真值表。

http://e.100xuexi.com/uploads/ebook/a42b4dd9d2884bb691f5f6c13650e04d/mobile/epub/OEBPS/images/image005.png

图1-1 半加器的真值表及电路

 

2输出与输入之间的关系

(1)考察C1与A0及B0的关系,即可看出这是“与”的关系,即

http://e.100xuexi.com/uploads/ebook/a42b4dd9d2884bb691f5f6c13650e04d/mobile/epub/OEBPS/images/image006.png

(2)考察S0与A0及B0的关系,可看出这是“异或”的关系,即

http://e.100xuexi.com/uploads/ebook/a42b4dd9d2884bb691f5f6c13650e04d/mobile/epub/OEBPS/images/image007.jpg

 

3结论

只有当A0及B0二者相异时,才起到或的作用;二者相同时,则其结果为0。因此,可以用“与门”和“异或门”(或称“异门”)来实现真值表的要求,即可以用逻辑运算处理二进制的加减运算。

三、全加器电路

1要求及实现

全加器电路的要求是:有3个输入端,以输入Ai、Bi和Ci;有2个输出端,以输出Si和Ci+1。其真值表如图1-2所示。由图1-2中的表分析可知,其总和Si可用“异或门”来实现,而其进位Ci+1可用3个“与门”及一个“或门”来实现,其电路图如图1-2所示。

http://e.100xuexi.com/uploads/ebook/a42b4dd9d2884bb691f5f6c13650e04d/mobile/epub/OEBPS/images/image008.jpg

图1-2 全加器的真值表及电路

 

2判断多输入的“异或门”的输入输出的关系

这里遇到了3个输入的“异或门”问题。判断的方法是:多输入A,B,C,D,…中为1的输入量的个数为零及偶数时,输出为0;为奇数时,输出为1。

四、半加器及全加器符号

半加器符号如图1-3(a)所示,全加器符号如图1-3(b)所示。

http://e.100xuexi.com/uploads/ebook/a42b4dd9d2884bb691f5f6c13650e04d/mobile/epub/OEBPS/images/image009.jpg

图1-3 半加器符号和全加器符号

五、二进制数的加法电路

加法电路由一个半加器与若干个全加器串联组成,末位是一个半加器,其余位是全加器。

http://e.100xuexi.com/uploads/ebook/a42b4dd9d2884bb691f5f6c13650e04d/mobile/epub/OEBPS/images/image010.jpg

则可安排的4位的二进制加法电路如图1-4所示。

http://e.100xuexi.com/uploads/ebook/a42b4dd9d2884bb691f5f6c13650e04d/mobile/epub/OEBPS/images/image011.png

图1-4 4位的二进制加法电路

A与B相加,写成竖式算法如下

http://e.100xuexi.com/uploads/ebook/a42b4dd9d2884bb691f5f6c13650e04d/mobile/epub/OEBPS/images/image012.png


更多资料可百度橙芝学习网或点上面习题详解查看,祝大家考试都能顺利通关,逢考必过,加油!!!


0

阅读 收藏 喜欢 打印举报/Report
  

新浪BLOG意见反馈留言板 欢迎批评指正

新浪简介 | About Sina | 广告服务 | 联系我们 | 招聘信息 | 网站律师 | SINA English | 产品答疑

新浪公司 版权所有